数电实验 2:触发器及其应用
距离本篇文章的上一次更新,已经过了 771 天,文章中的一些内容和方法可能过期失效了。因此请以实际操作为准,文章仅供参考。
温馨提示:需要参考 “实验报告要求” 处理的,请直接跳转到本文的第三部分即可
数电实验 2 触发器及其应用
一、实验内容及步骤:
二、实验步骤 5 的说明:
1. 理论分析
2. 仿真验证
注意:上图中 001,即数码管显示为 “1” 这种情况,漏截图了
具体的仿真操作,可以参考这篇文章:Multisim 实现 D 触发器模拟异步计数器
三、实验报告要求:
问题 1:说明如何设定 JK 触发器和 D 触发器的初始状态
答:
通过设置触发器的置 1 端(SD)和置 0 端(RD),本次实验中均为低电平有效,来设定触发器的初始状态,完成后保持高电平 (逻辑开关打到 1)。
具体操作为:先将 RD,SD 接逻辑开关,开关打到 1;
若要 Qn=0,则 RD 逻辑开关打到 0 再打到 1;
若要 Qn=1,则 SD 逻辑开关打到 0 再打到 1。
问题 2:根据表 2.2.7 测得的数据,分析出该时序电路的逻辑功能。
答:
3 位异步二进制递增计数器(模 8 递增计数器)。
本博客所有文章除特别声明外,均采用 CC BY-NC-SA 4.0 许可协议。转载请注明来自 Lee's Blog!
评论
TwikooLivere